问题标签 [xilinx]
For questions regarding programming in ECMAScript (JavaScript/JS) and its various dialects/implementations (excluding ActionScript). Note JavaScript is NOT the same as Java! Please include all relevant tags on your question; e.g., [node.js], [jquery], [json], [reactjs], [angular], [ember.js], [vue.js], [typescript], [svelte], etc.
xilinx - Xilinx 错误:放置 1018 消息
我正在使用 Basys2 板来编写一个简单的字符串检测器来读取像“0101”这样的模式。我正在为这个项目使用 Xilinix Design Suite 13.2。.ucf 文件提供以下消息。
这是我的用户约束文件的样子:
我在网上找到的解决方案之一是在 ucf 中使用它:
CLOCK_DEDICATED_ROUTE = FALSE;
但不幸的是,这对我不起作用。我将不胜感激有关此问题的任何帮助。
vhdl - 如何确定设计使用多少切片
我使用 Xilinx ISE 在 VHDL 中实现了一个 16 位 ALU 和一个寄存器文件。我被问到我的设计使用了多少片,我不知道如何回答这个问题。我没有使用特定芯片或模拟芯片,我只是编写了 vhdl 并使用测试台对其进行了调试。
有没有办法让 ISE 生成我的设计使用的切片数量?还是我需要检查所有代码并计算我的操作?还是像定义我使用的组件类型一样简单?
methods - 在 vhdl 中定义记录方法
是否可以为 VHDL 中的记录定义类似 OOP 样式的实例方法以被 XST 识别?
对于记录类型矩形:
我想定义is_square、get_area等方法。
可以使用属性来完成吗?
vhdl - 仅使用 Xilinx ISE 中的查找表实现 VHDL/Verilog
有没有办法告诉 ISE 将我的 VHDL/Verilog 代码合成为仅由查找表组成的组合电路?我想避免在技术原理图中使用多路复用器、乘法器等......并且不介意由于这种偏好而使用未优化的(具有许多组件而不是最佳的)版本。
感谢 SOCommunity!
c - 串行蓝牙到 Roomba iRobot
所以我可能做了一些非常愚蠢的事情
我同意了一个通过蓝牙控制 Roomba 的项目。我认为一切都很好而且很花哨,但是,我不允许终端系统使用计算机。
相反,我被允许使用 Xilinx Virtex II Pro 板。
我的计划是购买蓝牙串口适配器,并购买 iRobot 配件以促进通信。我希望它和通过串行端口发送消息一样困难(而且我不必处理太多低级套接字编程,但如果我必须这样做)。
我的问题是,有人做过类似的事情吗?谁能推荐一个教程、一个网站或一个特定的产品?
我打算买这些: http ://store.irobot.com/product/index.jsp?productId=2649971
http://overlandresource.com/wp-content/gallery/images/bluetooth-serialconverter.png
任何人都可以推荐更好的东西吗?谁能告诉我我遇到了什么麻烦?真的,任何建议都会很好。
为了澄清这个项目必须在 C 和 VHDL 中作为 C。
vhdl - 通过了解 Xilinx 综合报告减少延迟
我正在 Xilinx 中用 VHDL 编写 8051 指令集。编写逻辑并生成综合报告后,我看到延迟为 13.330ns(频率为 75.020 MHz),逻辑级别 = 10。
这个值非常小(频率),我需要加强它,但我无法理解使用综合报告的延迟是什么/在哪里。
这是报告中讨论时间安排的部分:
有人可以解释发生了什么吗?
vhdl - VHDL比较不在硬件中工作但在模拟中工作
大家好,我有以下 VHDL,它在硬件中没有做它应该做的事情,但它确实在模拟中工作。基本上我有一个计数器,根据我想要输出某些数据的计数,我实现了多路复用器,如下所示:
我遇到的问题是,当计数为 1043 时,我看到的是 CRC 输出,而不是在代码的最后一行看到“1111”。在模拟中,它的工作方式与我预期的一样。有没有更好的方法来写这个?任何想法为什么会出现差异?
*根据要求编辑更多详细信息:
我正在使用
data_cnt 是一个免费的运行计数器,一切都是 std_logic_vector 或 std_logic
write_data 去一个BUFIO,它也是一个标准的逻辑向量
xilinx - Xilinx ISE 构建时间和已编译的模块
有没有办法加快 Xilinx ISE 构建过程?我的项目中有多个 verilog HDL 文件。有时我会在一个文件的某个位置进行微小的更改。但是,构建时间与更改整个项目的时间相同。我认为软件不会为已经构建的模块提供任何优势。
我知道它的硬件,但有什么出路。我的缓慢进步真的很麻烦。任何其他制作该过程的提示将不胜感激。
你真的
阿布巴卡尔
c - 在 Xilinx Platform Studio 中映射一个端口并在 C 中读取它
我在 Xilinx Platform Studio 工作,我真正想做的是让 VHDL 模块输出一些值,然后我希望能够从另一个用 C 编写的程序中读取该值。
我想我想要做的是将我的 VHDL 模块中的特定端口映射到内存中的某个位置,然后在我的 C 程序中从内存中的那个位置读取。
有人可以指出我将如何做到这一点的正确方向吗?
matlab - 如何使用 5x5filter(Xilinx 块),它一直告诉我计数器有错误?
我正在尝试使用 Xilinx 块将边缘过滤器应用于图像,
我使用了 5x5 缓冲区,然后将 5x5filter 连接到它。
但它一直告诉我:
非法周期,此阻止尝试设置非整数倍的系统速率“阻止配置”期间发生错误的周期。
我不明白。