我正在尝试将来自 DQPSK 解调器(类型:UFix2_0)的输入字转换为串行流。
所以我在 Simulink 中使用 Xilinx 库的 Parallel-to-Serial 模块。
但我无法使用该块,我收到以下错误:
此 System Generator 令牌上的“Simulink 系统周期”设置不适用于设计中使用的速率。
当前设置为:1 合适的设置为:1/2"
我也尝试更改系统生成器的设置,但似乎效果不佳。
任何想法我可能会出错。任何其他方法也会有所帮助。
谢谢
我正在尝试将来自 DQPSK 解调器(类型:UFix2_0)的输入字转换为串行流。
所以我在 Simulink 中使用 Xilinx 库的 Parallel-to-Serial 模块。
但我无法使用该块,我收到以下错误:
此 System Generator 令牌上的“Simulink 系统周期”设置不适用于设计中使用的速率。
当前设置为:1 合适的设置为:1/2"
我也尝试更改系统生成器的设置,但似乎效果不佳。
任何想法我可能会出错。任何其他方法也会有所帮助。
谢谢
在 Xilinx Sysgen 文档中搜索“simulink 系统周期”
入门指南 (1) 展示了如何在具有多个速率的系统中计算 simulink 系统周期(您可以使用并串行模块获得)。基本上,simulink 系统周期是模型中出现的样本周期的最大公分母。看起来您在系统周期的设置方式与速率更改块之前和之后的周期之间存在冲突(平行于串行)。