感谢您抽出宝贵的时间,顺便说一句,我了解布尔代数的基础知识。
虽然我了解布尔代数如何在非常小的电路中成为一种有用的优化技术,但在实际大小的电路中肯定会花费太长时间。电路是否被隔离并应用了布尔代数定律,这需要很长时间,还是有比布尔代数更好的技术来优化更复杂的电路?我只是很好奇。提前致谢。
感谢您抽出宝贵的时间,顺便说一句,我了解布尔代数的基础知识。
虽然我了解布尔代数如何在非常小的电路中成为一种有用的优化技术,但在实际大小的电路中肯定会花费太长时间。电路是否被隔离并应用了布尔代数定律,这需要很长时间,还是有比布尔代数更好的技术来优化更复杂的电路?我只是很好奇。提前致谢。
是的,它很有效。
我们现在将其自动化。它被称为Verilog。
这个想法是芯片设计者编写的这段代码看起来非常接近 Pascal 和 Verilog 编译器,并在另一边获得芯片电路布局。
是的,所以人类在电路布局方面要好一些。数以百万计的门没关系,因为人类无法及时完成。