1

我正在使用 Artix 7 (xc7a200t-2fbg676) 设备。我使用 MIG v1.9 生成了 DDR3 内核。当我尝试对设计进行仿真时,需要 107 us 才能完成校准。仿真以 20ns/s 的步长运行。所以校准需要 30 多分钟,完全浪费时间。

是否有任何解决方法可以将此校准时间减少到可接受的值,例如 Virtex 6 设备的 MIG v3.92 中的 16 us?

Xilinx 已在 MIG v1.7 中提出了一种解决方法,但它已包含在其最新的 MIG v1.9 中。如果有人尝试过,请帮我节省宝贵的时间

4

0 回答 0