我正在 fpga (Virtex4) 上进行图像处理。我已经在 vhdl 中编写了 uart 程序,它正在 fpga 上工作……它通过超级终端获取数据……我的问题是我想将我的像素存储到内存中(ddrsdram)。我将为此使用 EDK.. 我的问题是我不知道如何在我的 ISE 和 EDK 项目之间进行接口...我是 EDK 新手,我不明白如何使用 ISE 和 EDK 版本继续我的 EDK 11.1
希望快点回复...
我正在 fpga (Virtex4) 上进行图像处理。我已经在 vhdl 中编写了 uart 程序,它正在 fpga 上工作……它通过超级终端获取数据……我的问题是我想将我的像素存储到内存中(ddrsdram)。我将为此使用 EDK.. 我的问题是我不知道如何在我的 ISE 和 EDK 项目之间进行接口...我是 EDK 新手,我不明白如何使用 ISE 和 EDK 版本继续我的 EDK 11.1
希望快点回复...
首先(正如您已经听说过的)升级。在过去的几个版本中,编译时间 (IME) 变短了。并且集成度得到了改善。
至于你的问题,你有两个选择:
将 EDK 设计拉入您的 ISE 设计 - 在 EDK 设计上放置足够的 IO 引脚,以便与您的 UART 设计以及其他 IO 通信。在您的 ISe 中有一个顶层,它实例化您的 EDK 设计和您的 UART 并将它们连接起来。和外界的其他 EDK IO
将您的 UART 设计转换为 pcore,以便您可以直接将其拉入 EDK。开始阅读 MPD 文件。
但是.....如果您使用的是EDK,他们的UART有什么问题?