1

我正在使用 Icarus iVerilog 来合成和测试我的代码,但是当逻辑上应该出现 1 时,我得到了未知值。这是我正在尝试做的一个例子。

reg [8:0] a = 000110100;
wire [8:0] b = 0;

generate
    genvar i;
    for (i = 8; i > -1; i = i - 1)
    begin:loop
        assign b[i] = |a[8:i];
    end
endgenerate

这应该产生一些形式的门

b[8] = a[8];
b[7] = a[8] | a[7];
b[6] = a[8] | a[7] | a[6];
b[5] = a[8] | a[7] | a[6] | a[5];
...

我的预期输出是

000111111

我实际上得到

000xxxxxx

我找不到 x 的任何原因,并且开始怀疑这是 iVerilog 的问题。

4

1 回答 1

5

请删除下面声明中的分配。声明中的分配线 0 与 genvar 块中的分配 1 冲突

 wire [8:0] b = 0;

改成

wire [8:0] b;

这是因为

wire [8:0] b = 0;

不是初始化,而是连续赋值。它相当于

wire [8:0] b;
assign b = 0;

因此,冲突。

于 2016-08-01T04:33:53.057 回答