我有一个流数据源在每个时钟脉冲发出 384 位(48B)的数据。我正在设计一个数据总线宽度为 512 位 (64B) 的 AXI 主机。有什么办法可以将它连续存储到内存中?例如,我的起始地址为 'h10400. 理论上,下一个数据将从'h10430,'h10460等存储。但数据未与 AXI 数据总线对齐。因此从'h10430 到'h10440(对齐到64B)的地址将留空。这将重复。
如何确保我正在写入的数据被存储,中间没有任何空间,也不会丢失数据?写频闪灯会是什么样子?
我有一个流数据源在每个时钟脉冲发出 384 位(48B)的数据。我正在设计一个数据总线宽度为 512 位 (64B) 的 AXI 主机。有什么办法可以将它连续存储到内存中?例如,我的起始地址为 'h10400. 理论上,下一个数据将从'h10430,'h10460等存储。但数据未与 AXI 数据总线对齐。因此从'h10430 到'h10440(对齐到64B)的地址将留空。这将重复。
如何确保我正在写入的数据被存储,中间没有任何空间,也不会丢失数据?写频闪灯会是什么样子?