我只需要修改另一个端口/引脚的源代码。我已经尽可能多地使用NXP UM10360进行研究。
我有那个设置;
来自“CMSIS_CORE_LPC17xx”的头文件:LPC17xx.h
LPC_PINCON->PINSEL0 |= 0x2<<14; //P0.7 > SCK1
LPC_PINCON->PINSEL0 |= 0x2<<16; //P0.8 > MISO1
LPC_PINCON->PINSEL0 |= 0x2<<18; //P0.9 > MOSI1
和
我想用另一个(从 SSP1 到 SSP0)替换这些引脚。
P0.7 will be P0.15
P0.8 will be P0.17
P0.9 will be P0.18
根据手册,我尝试了这个(功能 10);
LPC_PINCON->PINSEL0 &= ~((0x3 << 31)|(0x3 << 30));//P0.15, SCK0
LPC_PINCON->PINSEL0 |= ((0x2 << 31)|(0x2 << 30)); //ENable clock
LPC_PINCON->PINSEL1 &= ~((0x2 << 3)|(0x2 << 2));//P0.17, MISO0
LPC_PINCON->PINSEL1 &= ~((0x2 << 5)|(0x2 << 4));//P0.18, MOSI0
但是,此后 SPI 设备已停止。上面的原始设置工作正常,并通过逻辑分析仪向我展示了很好的 SPI 信号。但是,有了新的引脚和相应的设置,我只能在逻辑分析仪上启用 CSN、MISO 和 SCK(无脉冲)。
只是这个:
我究竟做错了什么?(我对NXP MCU没有经验,请多多包涵。)
编辑:
为了记录,我最终自己找到了,问题解决了;
LPC_PINCON->PINSEL0 |= 0x2<<30; //SCK0, P0.15
LPC_PINCON->PINSEL1 |= 0x2<<2; //MISO0, P0.17
LPC_PINCON->PINSEL1 |= 0x2<<4; //MOSI0, P0.18
LPC_GPIO0->FIODIR |= (1<<16); //SSEL/CSN, P0.16
这是逻辑分析仪的结果;