我对这个 Verilog 代码有疑问。基本上,它不会让我做Y = 3'di
声明。基本上,我想Y
等于i
. 我很确定问题出在i
. 那么,有没有办法在 Verilog 中做到这一点?此外,W
是一个 8 位的输入(换句话说,W[7:0]
)。
for (i = 7; i >= 0; i = i - 1)
begin
if(W[i]) Y=3'di;
end
谢谢。
我对这个 Verilog 代码有疑问。基本上,它不会让我做Y = 3'di
声明。基本上,我想Y
等于i
. 我很确定问题出在i
. 那么,有没有办法在 Verilog 中做到这一点?此外,W
是一个 8 位的输入(换句话说,W[7:0]
)。
for (i = 7; i >= 0; i = i - 1)
begin
if(W[i]) Y=3'di;
end
谢谢。
您可以使用括号选择位。
for (i = 7; i >= 0; i = i - 1)
begin
if(W[i]) Y = i[2:0];
end
但如果i
被声明为整数,则甚至没有必要。然而,它会自动适应许多位,Y
而您只需要 LSB。
您可能希望在case
此处使用声明:
case (1'b1)
W[0]: Y=3'd0;
W[1]: Y=3'd1;
W[2]: Y=3'd2;
W[3]: Y=3'd3;
W[4]: Y=3'd4;
W[5]: Y=3'd5;
W[6]: Y=3'd6;
W[7]: Y=3'd7;
default: Y=3'd0; // to avoid inferring a latch when W==8'd0
endcase
这使得优先级对您的代码的读者来说更加明显。
我发现最好使用状态机来执行“for-loop”例程。像这样的东西:
module yourthing(clk, W, i, Y)
input clk;
input [7:0] W;
output [2:0] Y;
reg [2:0] i;
always@(posedge clk) begin
if(reset) begin
i = 3'd7;
Y = 3'd0;
end
else begin
case(i)
3'd7 : begin
if(W[i]) Y = i;
i = 3'd6;
end
3'd6 : begin
if(W[i]) Y = i;
i = 3'd5;
end
3'd5 : begin
if(W[i]) Y = i;
i = 3'd4;
end
3'd4 : begin
if(W[i]) Y = i;
i = 3'd3;
end
3'd3 : begin
if(W[i]) Y = i;
i = 3'd2;
end
3'd2 : begin
if(W[i]) Y = i;
i = 3'd1;
end
3'd1 : begin
if(W[i]) Y = i;
i = 3'd0;
end
3'd0 : begin
if(W[i]) Y = i;
i = 3'd7;
end
endcase
end
endmodule
希望这可以帮助...