0

我正在尝试从 Compiler RT 中获取数学例程,该程序使用 GCC 工具链用于 ARM Cortex M3/M4F 处理器(带有 fpu 的 armv7m 和 armv7em)。

除了以下函数中的两行代码 (msr CPSR_f, ipmsr CPSR_f, #APSR_C

#define APSR_Z (1 << 30)
#define APSR_C (1 << 29)

DEFINE_COMPILERRT_FUNCTION(__aeabi_cfcmple)
    // Per the RTABI, this function must preserve r0-r11.
    // Save lr in the same instruction for compactness
    push {r0-r3, lr}

    bl __aeabi_fcmplt
    cmp r0, #1
    IT(eq)
    moveq ip, #0
    beq 1f

    ldm sp, {r0-r3}
    bl __aeabi_fcmpeq
    cmp r0, #1
    IT(eq)
    moveq ip, #(APSR_C | APSR_Z)
    IT(ne)
    movne ip, #(APSR_C)

1:
    msr CPSR_f, ip
    pop {r0-r3}
    POP_PC()
END_COMPILERRT_FUNCTION(__aeabi_cfcmple)

还有另一个功能:

DEFINE_COMPILERRT_FUNCTION(__aeabi_cfcmpeq)
    push {r0-r3, lr}
    bl __aeabi_cfcmpeq_check_nan
    cmp r0, #1
    pop {r0-r3, lr}

    // NaN has been ruled out, so __aeabi_cfcmple can't trap
    bne __aeabi_cfcmple

    msr CPSR_f, #APSR_C
    JMP(lr)
END_COMPILERRT_FUNCTION(__aeabi_cfcmpeq)

CPSR_f 表示法在 armv7m 指令集上不可用。如何将msr CPSR_f, ip和转换msr CPSR_f, #APSR_C为 armv7m 代码(对于 armv7em 应该相同)?

4

1 回答 1

0

您需要使用该指令。Cortex-M 处理器基本上没有 CPSR,就条件代码而言, APSR寄存器充当其替代品。MOV APSR, Rm

第一个函数很容易修复,因为它使用寄存器作为源操作数。只需替换msr CPSR_f, ipmsr APSR_nzcvq, ip. 第二个功能需要通过一个寄存器。假设 IP 寄存器可以像在您可以使用的第一个函数中一样被破坏:

mov ip, #APSR_C
msr APSR_nzcvq, ip
于 2016-04-24T03:50:19.543 回答