我正在尝试在 VHDL 中使用具有明确定义的位宽的无符号整数。似乎 VHDL 不喜欢我试图将文字值分配给定义为的这些类型:
variable LCD_DATA: unsigned(19 downto 0) := 0;
但在我的 IDE (Quartus) 中,我收到一条抱怨“UNSIGNED 类型与整数文字不匹配”。我还抱怨向这样定义的类型添加数字。我需要做的首选更改是什么?
我正在尝试在 VHDL 中使用具有明确定义的位宽的无符号整数。似乎 VHDL 不喜欢我试图将文字值分配给定义为的这些类型:
variable LCD_DATA: unsigned(19 downto 0) := 0;
但在我的 IDE (Quartus) 中,我收到一条抱怨“UNSIGNED 类型与整数文字不匹配”。我还抱怨向这样定义的类型添加数字。我需要做的首选更改是什么?
查看其他答案,并注意对于非零文字,您可能想要执行以下操作:
variable LCD_DATA: unsigned(19 downto 0) := to_unsigned(n, 20);
用文字代替n。当然,这也适用于n =0,但不如(others => '0')
.
unsigned
与 std_ulogic 相关,其中元素的值为“0”。
variable LCD_DATA: unsigned (19 downto 0) := (others => '0');
它为默认分配提供了一个聚合,所有元素都设置为“0”。
您不能将整数类型的单个元素分配给 std_ulogic 元素数组。
您可以使用包 numeric_std 中定义的“+”函数将有符号或无符号添加到自然(无符号)或整数(有符号):
-- Id: A.5
function "+" (L: UNSIGNED; R: NATURAL) return UNSIGNED;
-- Result subtype: UNSIGNED(L'LENGTH-1 downto 0).
-- Result: Adds an UNSIGNED vector, L, with a non-negative INTEGER, R.
-- Id: A.6
function "+" (L: NATURAL; R: UNSIGNED) return UNSIGNED;
-- Result subtype: UNSIGNED(R'LENGTH-1 downto 0).
-- Result: Adds a non-negative INTEGER, L, with an UNSIGNED vector, R.
-- Id: A.7
function "+" (L: INTEGER; R: SIGNED) return SIGNED;
-- Result subtype: SIGNED(R'LENGTH-1 downto 0).
-- Result: Adds an INTEGER, L(may be positive or negative), to a SIGNED
-- vector, R.
-- Id: A.8
function "+" (L: SIGNED; R: INTEGER) return SIGNED;
-- Result subtype: SIGNED(L'LENGTH-1 downto 0).
-- Result: Adds a SIGNED vector, L, to an INTEGER, R.
--Either
variable LCD_DATA: unsigned(19 downto 0) := (others => '0');
--Or you can also write it like
variable LCD_DATA: unsigned(19 downto 0) := "00000000000000000000";
对于您问题的第二部分,同时添加这种类型的数量。
library ieee;
use ieee.std_logic_1164.all;
use IEEE.NUMERIC_STD.ALL;
检查您是否在代码中使用了上述库。