0

你计算过lpc1788板的mips吗?最近我通过在 rom 中运行的以下代码计算了一个结果:

volatile uint32_t tick;

void SysTick_Handler()
{
    tick++;
}

unsigned long loops_per_ms;

extern void __delay(int n);

int calculate_mips()
{
    int prec = 8;
    unsigned long ji;
    unsigned long loop;

    loops_per_ms = 1 << 12;

    while (loops_per_ms) {
        ji = tick;

        while (ji == tick) ;
        ji = tick;
        __delay(loops_per_ms);

        if (ji != tick)
            break;

        loops_per_ms <<= 1;
    }

    loops_per_ms >>= 1;
    loop = loops_per_ms >> 1;

    while (prec--) {
        loops_per_ms |= loop;

        ji = tick;

        while (ji == tick) ;
        ji = tick;
        __delay(loops_per_ms);

        if (ji != tick)
            loops_per_ms &= ~loop;

        loop >>= 1;
    }

    return loops_per_ms / 500;
}

延迟.s:

  PUBLIC __delay
  SECTION .text:CODE:REORDER(2)
  THUMB
__delay
        subs r0, r0, #1
        bhi __delay
        mov pc, lr
  END

使用 IAR ide,我得到 loops_per_ms 是 39936,mips 是 79M,而使用 Keil,我得到 loops_per_ms 是 29952,这意味着 mips 是 59M。

MCU 速度设置为 120MHz,根据数据表,MIPS 应为 1.25x120=150M,我认为在 ROM 中运行的代码会减慢 mips。

任何机构有一些意见或其他结果?

4

1 回答 1

0

您不能以这种方式测量 MIPS。您无法控制编译器将使用多少指令来实现特定的高级代码源,并且它会随优化级别而变化。

内核将达到每 MHz 1.25 MIPS,但可能会因多种因素而降低。例如,在 Cortex-M 上,片上闪存和片上 RAM 使用单独的总线,因此当数据在 RAM 中而代码在闪存中时,可以实现最佳性能。如果闪存中的指令需要从闪存中获取数据,则吞吐量会降低,因为指令获取和数据获取必须是顺序的,而从 RAM 中获取数据可以并行进行。如果您从 RAM 运行代码,您会真正注意到速度变慢,因为所有数据和指令提取都是连续的。大多数 Cortex-M 部件采用闪存加速器在大多数情况下,以某种方式补偿较慢的闪存以实现零等待代码执行,尽管可以反常地编写代码来破坏这种好处。MIPS 降低的其他原因是 DMA 操作和外设等待状态导致的总线延迟。

为您的特定应用程序测量 MIPS 的最简单和最准确的方法(由于上述原因可能与最佳值不同)是使用具有跟踪功能的调试器,它将捕获在一段时间内执行的每条指令。

于 2013-08-31T07:50:57.813 回答