3

我正在编写 Verilog 代码以使用 Floyd-Stiengburg 算法将 8 位像素转换为半色调像素。下面是将6 个像素(8 位)转换为半色调像素的代码。我已经在 Modelsim 上成功编译了这段代码,但是在仿真中,输出(半色调像素值)是 XXXXXX(未定义)。

  module half_tone(pixel,htpv);
  input [0:47]pixel;
  output reg [1:6]htpv;
  reg [8:1]error[1:6];
  reg [8:1]pixel_1;
  reg [9:0]cpv,cpv_round,e_av;
  parameter threshold =128;
  integer i=1;
  initial
   begin
   error[0]=8'b00;
   for(i=0;i<6;i=i+1)
   begin
   e_av=(2*error[i])>>4;
   cpv=pixel[(i*8)+:8]+e_av;
   cpv_round=(cpv<threshold)?0:255;
   htpv[i]=(cpv_round==0)?0:1;
   error[i]=cpv-cpv_round;
   #10;
   end
 end
 endmodule

我无法弄清楚为什么输出是 XXXXXX(未定义)。

4

1 回答 1

2

当我使用 Incisive 模拟器编译您的代码时,我收到了以下警告消息:

   error[0]=8'b00;
       |
ncelab: *W,BNDMEM (./half_tone.v,11|7): Memory index out of declared bounds [4.2.2(IEEE)].

您需要error正确初始化。也许error[1]=8'b00;

于 2013-01-17T13:48:40.360 回答